Плата ПЛИС просит помощи у девушек Алтая
#FPGA #Программированиемикроконтроллеров #Производствоиразработкаэлектроники #Электроникадляначинающих #Verilog #SystemVerilog #VHDL IV
https://habr.com/ru/articles/765626/
#FPGA #Программированиемикроконтроллеров #Производствоиразработкаэлектроники #Электроникадляначинающих #Verilog #SystemVerilog #VHDL IV
https://habr.com/ru/articles/765626/
Хабр
Плата ПЛИС просит помощи у девушек Алтая
Девушки в АлтГУ вывели на динамический семисегментный индикатор FPGA платы слово hELP Прошли первые три занятия Школы Синтеза Цифровых Схем в 18 вузах России и Беларуси. На втором занятии пошла речь...
Разработка и тестирование целочисленного сумматора с AXI-Stream интерфейсами. Часть 1
#Интерфейсы #Отладка #FPGA #Verilog #xilinx #vivado IV
https://habr.com/ru/articles/767196/
#Интерфейсы #Отладка #FPGA #Verilog #xilinx #vivado IV
https://habr.com/ru/articles/767196/
Хабр
Разработка и тестирование целочисленного сумматора с AXI-Stream интерфейсами. Часть 1
Оглавление Введение Комбинационный сумматор Сумматор с добавлением регистров Сумматор с входным сигналом валидности данных Сумматор с выходным сигналом валидности данных Тестовое окружение Заключение...
Разработка и тестирование целочисленного сумматора с AXI-Stream интерфейсами Часть 4
#FPGA #плис #verilog #intel #xilinx #интерфейсы #axistream IV
https://habr.com/ru/articles/774412/
#FPGA #плис #verilog #intel #xilinx #интерфейсы #axistream IV
https://habr.com/ru/articles/774412/
Хабр
Разработка и тестирование целочисленного сумматора с AXI-Stream интерфейсами Часть 4
Автор: https://github.com/VSHEV92 Исходные коды: https://github.com/pcbproj/AXI-Stream-Adder/tree/axis-adder-v1 https://github.com/pcbproj/AXI-Stream-Adder/tree/axis-adder-v2 Оглавление Введение...
ASIC и FPGA: сорок лет эволюции
#БлогкомпанииYADRO #FPGA #Компьютерноежелезо #ИсторияIT #ASIC #Verilog IV
https://habr.com/ru/companies/yadro/articles/780278/
#БлогкомпанииYADRO #FPGA #Компьютерноежелезо #ИсторияIT #ASIC #Verilog IV
https://habr.com/ru/companies/yadro/articles/780278/
Хабр
ASIC и FPGA: сорок лет эволюции
Внутри каждого современного телефона несколько микросхем ASIС. Ими наполнены автомобили, стойки в центрах обработки данных, датчики «умного дома», и вообще все электронные устройства. Без чипов ASIC...
Разработка цифровой аппаратуры нетрадиционным методом: Yosys, SpinalHDL, VexRiscv (ч. 2)
#FPGA #Производствоиразработкаэлектроники #RISCV #SpinalHDL #VexRiscv #Verilog
https://habr.com/ru/articles/802127/
#FPGA #Производствоиразработкаэлектроники #RISCV #SpinalHDL #VexRiscv #Verilog
https://habr.com/ru/articles/802127/
Хабр
Разработка цифровой аппаратуры нетрадиционным методом: Yosys, SpinalHDL, VexRiscv (ч. 2)
Это вторая и заключительная часть большой статьи. Ознакомиться с первой частью можно по ссылке . Основная прелесть использования ПЛИС, на мой взгляд, состоит в том, что разработка аппаратуры...
Стоит ли делать продолжение банкета c обсуждением работ в электронной промышленности в LA?
#FPGA #Программированиемикроконтроллеров #Образованиезарубежом #КарьеравITиндустрии #Электроникадляначинающих #SystemVerilog #verilog
https://habr.com/ru/articles/836110/
#FPGA #Программированиемикроконтроллеров #Образованиезарубежом #КарьеравITиндустрии #Электроникадляначинающих #SystemVerilog #verilog
https://habr.com/ru/articles/836110/
Хабр
Стоит ли делать продолжение банкета c обсуждением работ в электронной промышленности в LA?
В прошлое воскресенье в хакерском клубе в Маунтин-Вью прошла встреча русских и украинцев живущих в северной Калифорнии ( 1 , 2 ). На встрече особенный интерес вызвало обсуждение работ по...
Дэвид Харрис, автор «Цифровой схемотехники и архитектуры компьютера», ответил на вопросы про его следущую книгу и вообще
#харрисampampхаррис #Verilog #verilogmeetup #школасинтезацифровыхсхем #vhdl #процессоры #asic
https://habr.com/ru/articles/841598/
#харрисampampхаррис #Verilog #verilogmeetup #школасинтезацифровыхсхем #vhdl #процессоры #asic
https://habr.com/ru/articles/841598/
Хабр
Дэвид Харрис, автор «Цифровой схемотехники и архитектуры компьютера», ответил на вопросы про его следущую книгу и вообще
Встретился на ланч с Дэвидом Харрисом, автором (вместе с Сарой Харрис) популярного учебника «Цифровая Схемотехника и Архитектура Компьютера» , который за последние 10 лет...
Чем отличается изобретатель вечного двигателя от просто изобретателя?
#вечныйдвигатель #венчурныекапиталисты #изобретатели #qsort #sorting #школасинтеза #Verilog
https://habr.com/ru/articles/828652/
#вечныйдвигатель #венчурныекапиталисты #изобретатели #qsort #sorting #школасинтеза #Verilog
https://habr.com/ru/articles/828652/
Хабр
Чем отличается изобретатель вечного двигателя от просто изобретателя?
Если десятью словами: неумением ставить корректные эксперименты и экстремально гипертрофированным ощущением собственной важности. Я не буду описывать конкретный случай, с которым я столкнулся, а опишу...
Запускаем лабораторные работы «Школы синтеза цифровых схем» на FPGA плате Марсоход3GW2
#FPGA #ШСЦС #Verilog #лабораторныеработы
https://habr.com/ru/articles/847434/
#FPGA #ШСЦС #Verilog #лабораторныеработы
https://habr.com/ru/articles/847434/
Хабр
Запускаем лабораторные работы «Школы синтеза цифровых схем» на FPGA плате Марсоход3GW2
Вероятно вы слышали о "Школе синтеза цифровых схем". Здесь учат цифровой логике и программированию ПЛИС. Каждый желающий может записаться на курсы школы и пройти обучение. Филиалы школы есть во многих...
Импортозамещение работает: две российские FPGA платы, полностью импортозамещающие 35 американских и китайских плат
#Verilog #FPGA #ASIC #FOSS #FOSSi #Gowin #Lattice
https://habr.com/ru/articles/847582/
#Verilog #FPGA #ASIC #FOSS #FOSSi #Gowin #Lattice
https://habr.com/ru/articles/847582/
Хабр
Импортозамещение работает: две российские FPGA платы, полностью импортозамещающие 35 американских и китайских плат
Вчера известный разработчик FPGA дизайнов и печатных плат Николай Ковач, основатель marsohod.org из Таганрога, добавил поддержку платы Марсоход3GW2 в репозиторий примеров для Школы Синтеза Цифровых...
Настольная библиотека HDL-дизайнера и верификатора
#библиотека #verilog #systemverilog #электроника #asic #fpgaasic #fpga
https://habr.com/ru/articles/848334/
#библиотека #verilog #systemverilog #электроника #asic #fpgaasic #fpga
https://habr.com/ru/articles/848334/
Хабр
Настольная библиотека HDL-дизайнера и верификатора
Небольшой обзор литературы, которая может пригодиться начинающему разработчику микроэлектроники и поможет понять, что к чему и как разработать современную микросхему. Привет, Хабр! Меня зовут Максим...
Настольная библиотека HDL-дизайнера и верификатора
#библиотека #verilog #systemverilog #электроника #asic #fpgaasic #fpga
https://habr.com/ru/companies/aquarius/articles/848334/
#библиотека #verilog #systemverilog #электроника #asic #fpgaasic #fpga
https://habr.com/ru/companies/aquarius/articles/848334/
Хабр
Настольная библиотека HDL-дизайнера и верификатора
Небольшой обзор литературы, которая может пригодиться начинающему разработчику микроэлектроники и поможет понять, что к чему и как разработать современную микросхему. Привет, Хабр! Меня зовут Максим...
Разыменовываем NULL на RISC-V ядре scr1
#microcontrollers #undefinedbehaviour #verilog #baremetal #riscv
https://habr.com/ru/articles/851188/
#microcontrollers #undefinedbehaviour #verilog #baremetal #riscv
https://habr.com/ru/articles/851188/
Хабр
Разыменовываем NULL на RISC-V ядре scr1
Во время работы в ASIC дизайн центре я потратил немало времени на отладку ошибок и падений ядра, просматривая временные диаграммы на шинах AXI от процессора к памяти. Иногда оказывалось, что адрес...
[Перевод] Делители часов
#fpga #verilog #logicprogramming #counter #digital
https://habr.com/ru/articles/851236/
#fpga #verilog #logicprogramming #counter #digital
https://habr.com/ru/articles/851236/
Хабр
Делители часов
Счетчики и их использование в делителях частоты Для стабильной работы последовательным схемам нужен надежный тактовый сигнал для обеспечения стабильной синхронизации по времени. Для обеспечения...
Введение в ПЛИС: Содержание курса
#fpga #плис #verilog #systemverilog #altera #xilinx #курсы
https://habr.com/ru/articles/857322/
#fpga #плис #verilog #systemverilog #altera #xilinx #курсы
https://habr.com/ru/articles/857322/
Хабр
Введение в ПЛИС: Содержание курса
Введение в ПЛИС Базовый курс Андрей Жадан______________________Ростов-на-Дону______________________2024 Предисловие к циклу статей Цикл статей посвящен изучению базовых принципов работы с ПЛИС. Данная...
Асинхронная логика — насколько же это может быть быстро… (+ небольшая победа на багом в Gowin EDA)
#verilog #fpga #схемотехника #синхроннаялогика #асинхроннаялогика #быстродействие
https://habr.com/ru/articles/857444/
#verilog #fpga #схемотехника #синхроннаялогика #асинхроннаялогика #быстродействие
https://habr.com/ru/articles/857444/
Хабр
Асинхронная логика — насколько же это может быть быстро… (+ небольшая победа над багом в Gowin EDA)
наверное один их лучших символов асинхронной логики - багги Речь пойдёт всё так-же о асинхронной логике. Похоже, что тут никто и никого не ждал... к такому выводу можно прийти,...
СДВИГОВЫЙ РЕГИСТР ИЛИ ТО, О ЧЕМ НЕ РАССКАЖУТ В СТАТЬЯХ ДЛЯ НАЧИНАЮЩИХ :: АТРИБУТЫ СИНТЕЗА
#fpga #shiftregister #плис #синтез #vhdl #verilog
https://habr.com/ru/articles/861926/
#fpga #shiftregister #плис #синтез #vhdl #verilog
https://habr.com/ru/articles/861926/
Хабр
Сдвиговый регистр или то, о чём не расскажут в статьях для начинающих :: атрибуты синтеза
Сдвиговый регистр — это одна из наиболее часто применяемых конструкций в проектах на ПЛИС. Сегодня мы уделим внимание тому, как можно и нужно писать VHDL и Verilog код для сдвиговых регистров, но...
Двухлинейный сумматор. Объективного измерения быстродействия в сравненнии произвести не удалось, но тем не менее…
#verilog #fpga #схемотехника #алгоритмы #сумматор
https://habr.com/ru/articles/862214/
#verilog #fpga #схемотехника #алгоритмы #сумматор
https://habr.com/ru/articles/862214/
Хабр
Двухлинейный полный сумматор (на данной плате проявил себя как самый надёжный из испытанных с ним)
В этот раз результатом стал двухлинейный сумматор. Намучался с ним достаточно - не одну неделю разрабатывал, в процессе какие только монстры не получались, но итогом вполне удовлетворён. Внушает...
Повышение эффективности образования методом «Безумного Макса», в применении для хардвера высокоскоростных вычислений
#Verilog #VHDL #микроархитектура #riscv #FPU #ieee754 #SystemVerilog
https://habr.com/ru/articles/862734/
#Verilog #VHDL #микроархитектура #riscv #FPU #ieee754 #SystemVerilog
https://habr.com/ru/articles/862734/
Хабр
Метод «Безумного Макса» для тренировки проектировщиков кастомных вычисляющих структур
Когда студент устраивается на работу в электронную компанию, очень здорово, если он уже умеет строить одну и ту же электронную схему разными способами, в зависимости от требований пропускной...
Небольшая доработка двулинейного сумматора и счётчика (после которой сумматор «врос» в плату)
#verilog #сумматор #алгоитмы #схемотехника
https://habr.com/ru/articles/866816/
#verilog #сумматор #алгоитмы #схемотехника
https://habr.com/ru/articles/866816/
Хабр
Небольшая доработка двухлинейного сумматора и счётчика испытательного стенда для сумматоров
Вообще складывается впечатление, что данная плата живёт немного своей жизнью. В том плане, что некоторые, не мои решения, просто дают сбои на определённых параметрах испытательного стенда, хотя всё...