Возвращаемся к стримам, что будем разбирать в субботу?
При проектировании плат на базе FPGA возникает множество сложностей помимо создания проекта для ПЛИС. Для того чтобы протестировать прототип на целостность, проверить работу периферийных устройств без участия прошивок и конфигураций очень удобно использовать инфраструктуру периферийного сканирования (boundary-scan), которая есть в любой из современных ПЛИС (даже отечественных!). Но регистр периферийного сканирования оперирует только нулями и единицами, как быстро создать процедуру для работы с устройствами, подключёнными к ПЛИС? JTAG Functional Test позволяет в скриптовой среде, используя разные языки программирования, просто создать приложения для продвинутого использования технологии boundary-scan.

Презентации ко всем докладам в описании под видео
https://youtu.be/3z9EeSbchrU?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
В докладе показан процесс разработки программ для ПЛИС c помощью модельно ориентированного проектирования на примере разработки широкополосной системы связи. По опыту выполнения проектов в России и за рубежом, использование модельно ориентированного проектирования может в разы ускорить время разработки сложных технический систем, содержащих в качестве вычислителей ПЛИС и процессоры, за счет раннего нахождения ошибок проектирования, автоматической генерации кода и повторного использования наработок.
Сначала будет построена системная модель, на которой будет выполнена проверка выполнения требований технического задания. Получив на этом этапе эталон системы, будет выполнена разработка и детализация алгоритмов с помощью блоков Simulink и функций MATLAB. В процессе изменения и детализации алгоритмов будет выполняться непрерывная верификация относительно эталона. При модельно ориентированном проектировании отладка алгоритмов выполняется на моделях, которые с точностью до бита и такта соответствуют сгенерированному HDL коду, что позволяет сократить время верификации HDL кода и написания тестов.
В ходе доклада будут показаны техники перевода моделей в фиксированную точку, оптимизации кода и моделей и их конвейеризация для обеспечения требуемой скорости выполнения.

Презентации ко всем докладам в описании под видео
https://youtu.be/2rivh6rOhyo?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
О создании лаборатории с удаленным доступом для проектного обучения, реализованной в рамках учебного курса проектирование на ПЛИС

Презентации ко всем докладам в описании под видео
https://youtu.be/LaQKdwghDyk?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
В докладе затрагивается тема современного железа для построения ускорителей криптографических функций на ПЛИС. На примере конкретных криптоалгоритмов рассматриваются требования к реализации на ПЛИС, затрагиваются особенности реализации. Раскрываются различные методики и подходы по оптимизации криптоакселераторов на FPGA.

Презентации ко всем докладам в описании под видео
https://youtu.be/4SAvu3MPAww?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
Forwarded from Michael Korobkov
любопытненько, это результат нашего анонимного опросав по конфе https://biz.oprosso.ru/p/fpga-systems-conference-2021-1
FPGA-Systems Events pinned «Объявляем тему субботнего стрима — https://youtu.be/QOsmFLPz-T4 —»
FPGA-Systems Events pinned «Хей Хей - первомайский FPGA стрим начнется через 10 минут, присоединяйтесь — https://youtu.be/QOsmFLPz-T4 —»
Коллеги, поздравляю вас с днем радио
FPGA-Systems Events pinned «Сегодня будет продолжение верификационного FPGA стрима, который по традиции предыдущих серий начнется в 22:00 — https://youtu.be/4vDdFXxAmtw __»
Gowin+RISC-V

Компания Гамма совместно с компанией GoWin и представителями ИТМО проводит онлайн семинар по реализации и интеграции процессорных ядер RISC-V в ПЛИС компании GoWin. Семинар будет проходить в онлайн режиме, 12-го Мая, в 11.00.