Forwarded from Эльяр Гасанов
Доброе утро! Процесс актуализации затягивается, слишком много изменений было в последнее время, надо убедиться, что все работает. Поэтому посылаю одну из рабочих версий: https://fermi.intsys.msu.ru/hw_tools/src/. По этой ссылке Вы найдете архив с библиотекой ИРИС, некоторые вводные презентации и видео.
Ссылка на youtube канал (это правда совсем старая версия, от 2020 года): https://www.youtube.com/playlist?list=PLZK5TP0X3rTtiXgNK3TfnA7B_AsN_Ct8WНа всякий случай скидываю ссылки на телеграмм-каналы последнего курса по ИРИС:
ИРИС 2023-2024 (видео занятий): https://t.me/iris_msu_2023 ИРИС 2023-2024 чат (обсуждения, задания): https://t.me/+7gQYZnkOGwFjY2M6
Может быть кому-то эти ссылки могут оказаться полезными.
Как я и говорил, если автор пожелает разместить свою статью из журнала где то еще, он может это сделать.
Первый пошел :)
===
Телеграм канал автора https://t.me/zynq7000
===
PS там в телеге лежит BSP для платы
Краткое_техническое_задание_на_разработку_RTL_описания_алгоритма.pdf
660.9 KB
Есть задача для разработчика на ПЛИС. Прошу помочь - предложить в сообществе. 

Ищу разработчика на этот проект в режиме фриланс.


ТЗ прикладываю

Кто готов взяться пишите https://t.me/coolicoff
FYI. Сегодня отдал журнал в типографию, заказал 100 штук, срок изготовления примерно неделя, с момента одобрения шаблона, который сейчас в типографии на проверке по параметрам печати. Плюс доставка с Питера до гаража 😁
К сожалению относительно бюджетную печать в Мск найти не удалось.

По стоимости он выйдет кажется даже дешевле чем предполагалось.

PS журнал будет ч/б, так как цветная версия по стоимости это х3
Forwarded from BrainfuckPC
https://t.me/brainfuckpc/4236
А сегодня у нас 40 лет культовой игре тетрис!

В связи с этим приглашаю вас в Муромский кибер-музей на семейный чемпионат по тетрису на практически всех имеющихся в музее рабочих устройствах.
Forwarded from Ангелина
Прямо сейчас в ведущей технологической компании России YADRO есть актуальные вакансии:

1️⃣ Инженер по UVM верификации
2️⃣ RTL Designer (ASIC)

У тебя есть возможность стать частью команды профессионалов, которые помогут раскрыть твой творческий и инженерный потенциал.

Какие бенефиты вас ждут:

– Гибридный или удалённый формат работы;
– Возможность гибкого начала и окончания рабочего дня;
– Конкурентный уровень заработной платы и премирование по результатам работы;
– Возможность горизонтального и вертикального роста;
– Обучение за счёт компании: учебный портал с курсами и лекциями от экспертов, дополнительное профессиональное обучение, изучение английского, участие в конференциях;
– Личное участие в становлении процессов и продуктов, возможность увидеть результат своей работы;
– Большое инженерное сообщество, которое постоянно развивается;
– ДМС со стоматологией с первого дня, консультации юристов, психологов, экспертов по ЗОЖ и управлению финансами;
– Скидки для сотрудников, дополнительные day-off;
– Комфортные офисы в Москве, Санкт-Петербурге, Нижнем Новгороде и Минске.

Оставляй своё резюме!
Forwarded from Thirdpin
Представляем предварительный план конференции «Контрактная разработка электроники 2024» 20 июня в Москве.

Российский рынок электроники и контрактной разработки

🔹Оценка текущего состояния и тенденции российской электроники.
👨🏻‍🎓Иван Покровский, исполнительный директор АРПЭ
🔹Контрактная разработка электроники: анализ отрасли и перспективы развития.
👨🏻‍🎓Вадим Князчян, основатель дизайн-центра «Янтарь»
🔹Разработка электроники в разрезе мер государственного регулирования и инвестиционной поддержки.
👨🏻‍🎓Василь Шарифуллин, директор АРПЭ по работе с органами государственной власти
🔹Дискуссия – тенденции рынка и потенциал развития контрактной разработки

Эволюция контрактной разработки

🔹От контрактной разработки к созданию конструктора встраиваемых решений.
👨🏻‍🎓Владислав Перевощиков, генеральный директор, главный конструктор "КБ "Фарватер"
🔹Формула развития контрактных разработчиков. Тренды ODM 2024.
👨🏻‍🎓Николай Александров, руководитель направления контрактной разработки «Гаоди Рус»
🔹Продвижение российских микросхем через контрактную разработку и инструменты проектирования.
👨🏻‍🎓Иван Лебедев, генеральный директор «Элрон»,
👨🏻‍🎓Станислав Шепелев, руководитель ОСР АО «Микрон»
🔹Дорожная карта продуктов российского альянса RISC-V – расширяем области применения вместе с контрактными разработчиками.
👨🏻‍🎓Роман Попов, директор по развитию компании Syntacore
👨🏻‍🎓Татьяна Андреева, координатор индустриального комитета Альянса RISC-V Россия
🔹Формула развития 1Б: кооперация с контрактным производством и клиентом.
👨🏻‍🎓Денис Киселёв, генеральный директор «ПРМ Иннополис»
🔹Дискуссия – синергия и конфликты бизнес-моделей разработки

Управление проектами разработки, взаимодействие с регулярными процессами

🔹Аудит процессов контрактного разработчика электроники.
👨🏻‍🎓Александр Борисов, руководитель отдела разработки HW беспилотных технологий «Яндекс»
🔹Управление ожиданиями и требованиями заказчика в сфере контрактной разработки.
👨🏻‍🎓Антон Кобак, генеральный директор «КобакЛаб»
🔹Взаимодействие контрактного производителя с контрактными разработчиками для создания и производства нового продукта заказчика.
👨🏻‍🎓Саид Ихлазов, директор по развитию бизнеса «Контракт Электроника»
🔹Удержание ключевых специалистов и укрепление костяка команды разработчиков.
👨🏻‍🎓Дмитрий Королёв, генеральный директор «Кравт»
🔹Дискуссия – выгодно ли быть кадровым донором заказчиков разработки

📍 Место проведения: Зубовский бул., 4, стр. 1, Terrine.
Время проведения: официальная часть с 10:00 до 16:00, в завершении официальной программы – неформальное общение, фуршет. В программе предусмотрены кофе-брейки и обед.

🔥 Для членов АРПЭ скидка на участие по промокоду. Запрос промокода на @officeARPE или на info@arpe.ru.

УСЛОВИЯ УЧАСТИЯ, РЕГИСТРАЦИЯ И ОПЛАТА >>


Технологическим партнером проекта выступает компания TrueConf – лидер рынка корпоративных решений для видеоконференцсвязи и совместной работы в России.
Forwarded from Aleksandra Kurnos
Мы - Актив Матрикс сейчас ищем FPGA разработчика для развития нашей аппаратной HFT платформы. В основные обязанности входит разработка и отладка IP ядер для обработки сетевого трафика, математических вычислений и хранения/обработки данных.

Компания более 10 лет успешно разрабатывает решения для высокочастотной торговли на чипах Intel/AMD (Altera/Xilinx).

Требования:

• Знание языков Verilog/SystemVerilog
• Понимание принципов оптимизации по времени, ресурсам, пропускной способности
• Опыт разработки высокоскоростных схем (от 100 MHz)
• Владение инструментами верификации (QuestaSim/ModelSim/Vivado Simulator и тд.)

Так же будет плюсом:
• Знание и опыт практического применения протоколов Avalon-MM, Avalon-ST, AXI4, AXI-Stream и тд.
• Навыки программирования на C/C++/Rust
• Опыт работы с высокоскоростными интерфейсами: 10G / 40G Ethernet, PCI Express.

В компании самые современные FPGA чипы от Altera и Xilinx(AMD);
Есть ДМС, обеды для офисных сотрудников и пр;
Предоставляется современный ноутбук;
Работа в Москве, преимущественно – удаленка, периодически встречи с командой в офисе на Полянке.
Зарплата 200-400+ т.р.(ищем мидла и сеньора).

Готова ответить на вопросы @aleksa1286
Не знал што существует еще один симулятор для VHDL. Называется NVC
===
https://github.com/nickg/nvc
===
Книга-туториал по Zynq MP

This book is a practical guide for building an integrated system for Xilinx FPGA – ZynqMP family. What is meant by integrated system is the complete ow starting from the hardware logic up to a running application on an Operating System. You can experience through this book all needed steps to have Xilinx ZynqMP FPGA running.

===
https://electgon.com/publications/digital/xilinx-zynqmp/
===
Forwarded from Kostya Goodsoul
Расписание тренингов на июнь

https://learning.intel.com/developer/learn/signin
Школа синтеза но в Иране )

Introducing LUMOS: A RISC-V Processor for Computer Architecture Education

LUMOS is a multicycle RISC-V processor core developed at the Iran University of Science and Technology (IUST) to provide students in computer architecture courses with a hands-on platform for exploring processor design. While implementing only a subset of the RV32I instruction set, LUMOS is intentionally designed with modularity in mind, enabling students to work on various components of the processor as part of their course projects.

This semester, students at IUST are working to integrate a Fixed Point Unit within the LUMOS core as a part of their final course project. Alongside the integer instructions supported by the core, a simple program will be used for demonstration of the CPUs internal mechanisms.

For educators interested in RISC-V and computer architecture, the LUMOS processor is available in the IUST Computer Organization GitHub repository:


https://github.com/IUST-Computer-Organization/LUMOS
Та да!
Вы писали, вы просили! Наконец-то они приехали! 100 бумажных номеров народного FPGA-RTL-Verification журнала, 80 из которых доступны для заказа!
===
Это прекрасное дополнение книжной полки. Ну и к тому же - это история, а сохранить историю - бесценно.
===
А теперь абзац мотивации, для авторов третьего номера FPGA-Systems Magazine :: №GAMMA (state_2)
Если вы пришлете статью или небольшую заметку для журнала, то получите бесплатную бумажную версию. Надеюсь это придаст вам немного больший стимул к написанию.
===
PS: авторы второго номера также получат по распечатанной версии. ОГРОМНОЕ СПАСИБО вам ребята!