FPGA-Systems Events
3.22K subscribers
801 photos
16 videos
108 files
1.95K links
Download Telegram
FPGA-Systems Events pinned «Всем привет. Конференция FPGA Systems идёт вовсю. Ссылка на трансляцию: https://www.youtube.com/watch?v=9UtjcOqGXW0»
Кто вчера забыл зонт в Сколково?
Маленький опрос по итогам конференции

Друзья, наша встреча FPGA разработчиков закончилась и нам было бы интересно узнать немного больше о вас. Это полностью анонимный опрос, который поможет нам в будущем улучшить наши встречи. Пройдите его пожалуйста, это займет не более двух минут.

➡️ Ссылка на опрос https://biz.oprosso.ru/p/fpga-systems-conference-2021-1 ⬅️
Цифровое моделирование в Delta Design производится благодаря модулю Delta Design Simtera, работающего на основе описания работы устройств на HDL-языках (Verilog/SystemVerilog/VHDL). В своём докладе один из главных разработчиков Simtera уделяет внимание особенностям лексического и синтаксического анализа в маршруте разработки проекта ПЛИС в системе цифрового моделирования Delta Design Simtera

Презентации ко всем докладам в описании под видео
https://youtu.be/4iHQkGjNco4
Возвращаемся к стримам, что будем разбирать в субботу?
При проектировании плат на базе FPGA возникает множество сложностей помимо создания проекта для ПЛИС. Для того чтобы протестировать прототип на целостность, проверить работу периферийных устройств без участия прошивок и конфигураций очень удобно использовать инфраструктуру периферийного сканирования (boundary-scan), которая есть в любой из современных ПЛИС (даже отечественных!). Но регистр периферийного сканирования оперирует только нулями и единицами, как быстро создать процедуру для работы с устройствами, подключёнными к ПЛИС? JTAG Functional Test позволяет в скриптовой среде, используя разные языки программирования, просто создать приложения для продвинутого использования технологии boundary-scan.

Презентации ко всем докладам в описании под видео
https://youtu.be/3z9EeSbchrU?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
В докладе показан процесс разработки программ для ПЛИС c помощью модельно ориентированного проектирования на примере разработки широкополосной системы связи. По опыту выполнения проектов в России и за рубежом, использование модельно ориентированного проектирования может в разы ускорить время разработки сложных технический систем, содержащих в качестве вычислителей ПЛИС и процессоры, за счет раннего нахождения ошибок проектирования, автоматической генерации кода и повторного использования наработок.
Сначала будет построена системная модель, на которой будет выполнена проверка выполнения требований технического задания. Получив на этом этапе эталон системы, будет выполнена разработка и детализация алгоритмов с помощью блоков Simulink и функций MATLAB. В процессе изменения и детализации алгоритмов будет выполняться непрерывная верификация относительно эталона. При модельно ориентированном проектировании отладка алгоритмов выполняется на моделях, которые с точностью до бита и такта соответствуют сгенерированному HDL коду, что позволяет сократить время верификации HDL кода и написания тестов.
В ходе доклада будут показаны техники перевода моделей в фиксированную точку, оптимизации кода и моделей и их конвейеризация для обеспечения требуемой скорости выполнения.

Презентации ко всем докладам в описании под видео
https://youtu.be/2rivh6rOhyo?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
О создании лаборатории с удаленным доступом для проектного обучения, реализованной в рамках учебного курса проектирование на ПЛИС

Презентации ко всем докладам в описании под видео
https://youtu.be/LaQKdwghDyk?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ