Друзья, начинаем выкладывать записи выступлений с нашей конференции. Очень вас прошу оставить комментарии под выступлениями ребят, это очень сильно мотивирует.
Презентации ко всем докладам в описании под видео
https://youtu.be/VZ_7J9pVRMY
Презентации ко всем докладам в описании под видео
https://youtu.be/VZ_7J9pVRMY
YouTube
Beyond HLS - задачи архитектора, которые может решать экосистема разработки
Индустрия изменилась. Большие и дорогие FPGA ушли в облака, это создало новую бизнес-задачу для разработки в FPGA. Как с ней быть? В соседней тематике, машинного обучения, те же тектонические сдвиги: гигантские ускорители нейросетей + графовые компиляторы.…
Короткий доклад от компании ЭРЕМКС и первой современной отечественной САПР, реализующей сквозной цикл проектирования печатных плат
—
Презентации ко всем докладам в описании под видео
—
https://youtu.be/GyQSBtV1Y10?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
—
Презентации ко всем докладам в описании под видео
—
https://youtu.be/GyQSBtV1Y10?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
YouTube
Сквозной маршрут проектирования печатных плат в первой российской САПР электроники
Короткий доклад от компании ЭРЕМЕКС о первой современной отечественной САПР, реализующей сквозной цикл проектирования печатных плат
--
Доклад Никиты Малышева на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-sy…
--
Доклад Никиты Малышева на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-sy…
Цифровое моделирование в Delta Design производится благодаря модулю Delta Design Simtera, работающего на основе описания работы устройств на HDL-языках (Verilog/SystemVerilog/VHDL). В своём докладе один из главных разработчиков Simtera уделяет внимание особенностям лексического и синтаксического анализа в маршруте разработки проекта ПЛИС в системе цифрового моделирования Delta Design Simtera
—
Презентации ко всем докладам в описании под видео
https://youtu.be/4iHQkGjNco4
—
—
Презентации ко всем докладам в описании под видео
https://youtu.be/4iHQkGjNco4
—
YouTube
Роль лексического и синтаксического анализа в маршруте разработки проекта ПЛИС
Цифровое моделирование в Delta Design производится благодаря модулю Delta Design Simtera, работающего на основе описания работы устройств на HDL-языках (Verilog/SystemVerilog/VHDL). В своём докладе один из главных разработчиков Simtera уделяет внимание особенностям…
Возвращаемся к стримам, что будем разбирать в субботу?
Поговорим о той части работы FPGA разработчика, которая занимает большую часть времени - отладка конфигурации для FPGA.
—
Презентации ко всем докладам в описании под видео
https://www.youtube.com/watch?v=aRZq4489cSM
—
—
Презентации ко всем докладам в описании под видео
https://www.youtube.com/watch?v=aRZq4489cSM
—
YouTube
Искусство отладки FPGA
Поговорим о той части работы FPGA разработчика, которая занимает большую часть времени - отладка конфигурации для FPGA.
--
Доклад Сергея Дыдыкина на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-systems.ru/conference/2021…
--
Доклад Сергея Дыдыкина на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-systems.ru/conference/2021…
Взгляд на подход к начальному обучению схемотехнике в свете современных тенденций и презентация демонстрационного проекта.
—
Презентации ко всем докладам в описании под видео
https://www.youtube.com/watch?v=RbWH22FvQHY
—
—
Презентации ко всем докладам в описании под видео
https://www.youtube.com/watch?v=RbWH22FvQHY
—
YouTube
Платформа для интерактивного обучения схемотехнике on-line : Schems.Fun!
Взгляд на подход к начальному обучению схемотехнике в свете современных тенденций и презентация демонстрационного проекта.
--
Доклад Николая Гнитеева на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-systems.ru…
--
Доклад Николая Гнитеева на конференции FPGA разработчиков FPGA-Systems 2021.1
--
Презентация к докладу:
https://fpga-systems.ru…
При проектировании плат на базе FPGA возникает множество сложностей помимо создания проекта для ПЛИС. Для того чтобы протестировать прототип на целостность, проверить работу периферийных устройств без участия прошивок и конфигураций очень удобно использовать инфраструктуру периферийного сканирования (boundary-scan), которая есть в любой из современных ПЛИС (даже отечественных!). Но регистр периферийного сканирования оперирует только нулями и единицами, как быстро создать процедуру для работы с устройствами, подключёнными к ПЛИС? JTAG Functional Test позволяет в скриптовой среде, используя разные языки программирования, просто создать приложения для продвинутого использования технологии boundary-scan.
—
Презентации ко всем докладам в описании под видео
https://youtu.be/3z9EeSbchrU?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
—
Презентации ко всем докладам в описании под видео
https://youtu.be/3z9EeSbchrU?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
YouTube
Скриптовая среда для работы с периферией ПЛИС с использованием boundary-scan
При проектировании плат на базе FPGA возникает множество сложностей помимо создания проекта для ПЛИС. Для того чтобы протестировать прототип на целостность, проверить работу периферийных устройств без участия прошивок и конфигураций очень удобно использовать…
В докладе показан процесс разработки программ для ПЛИС c помощью модельно ориентированного проектирования на примере разработки широкополосной системы связи. По опыту выполнения проектов в России и за рубежом, использование модельно ориентированного проектирования может в разы ускорить время разработки сложных технический систем, содержащих в качестве вычислителей ПЛИС и процессоры, за счет раннего нахождения ошибок проектирования, автоматической генерации кода и повторного использования наработок.
Сначала будет построена системная модель, на которой будет выполнена проверка выполнения требований технического задания. Получив на этом этапе эталон системы, будет выполнена разработка и детализация алгоритмов с помощью блоков Simulink и функций MATLAB. В процессе изменения и детализации алгоритмов будет выполняться непрерывная верификация относительно эталона. При модельно ориентированном проектировании отладка алгоритмов выполняется на моделях, которые с точностью до бита и такта соответствуют сгенерированному HDL коду, что позволяет сократить время верификации HDL кода и написания тестов.
В ходе доклада будут показаны техники перевода моделей в фиксированную точку, оптимизации кода и моделей и их конвейеризация для обеспечения требуемой скорости выполнения.
—
Презентации ко всем докладам в описании под видео
https://youtu.be/2rivh6rOhyo?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
Сначала будет построена системная модель, на которой будет выполнена проверка выполнения требований технического задания. Получив на этом этапе эталон системы, будет выполнена разработка и детализация алгоритмов с помощью блоков Simulink и функций MATLAB. В процессе изменения и детализации алгоритмов будет выполняться непрерывная верификация относительно эталона. При модельно ориентированном проектировании отладка алгоритмов выполняется на моделях, которые с точностью до бита и такта соответствуют сгенерированному HDL коду, что позволяет сократить время верификации HDL кода и написания тестов.
В ходе доклада будут показаны техники перевода моделей в фиксированную точку, оптимизации кода и моделей и их конвейеризация для обеспечения требуемой скорости выполнения.
—
Презентации ко всем докладам в описании под видео
https://youtu.be/2rivh6rOhyo?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
YouTube
Генерация HDL кода из моделей MATLAB/Simulink
В докладе показан процесс разработки программ для ПЛИС c помощью модельно ориентированного проектирования на примере разработки широкополосной системы связи....
О создании лаборатории с удаленным доступом для проектного обучения, реализованной в рамках учебного курса проектирование на ПЛИС
—
Презентации ко всем докладам в описании под видео
https://youtu.be/LaQKdwghDyk?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
—
Презентации ко всем докладам в описании под видео
https://youtu.be/LaQKdwghDyk?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
YouTube
Опыт создания виртуальной лаборатории для проектирования на плис в МИЭМ НИУ ВШЭ
О создании лаборатории с удаленным доступом для проектного обучения, реализованной в рамках учебного курса проектирование на ПЛИС--Доклад Александра Романова...
В докладе затрагивается тема современного железа для построения ускорителей криптографических функций на ПЛИС. На примере конкретных криптоалгоритмов рассматриваются требования к реализации на ПЛИС, затрагиваются особенности реализации. Раскрываются различные методики и подходы по оптимизации криптоакселераторов на FPGA.
—
Презентации ко всем докладам в описании под видео
https://youtu.be/4SAvu3MPAww?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
—
Презентации ко всем докладам в описании под видео
https://youtu.be/4SAvu3MPAww?list=PLWMg96mLREOdGee_PVYcMCog4LhkIwJoZ
—
YouTube
Реализация криптоалгоритмов на ПЛИС
В докладе затрагивается тема современного железа для построения ускорителей криптографических функций на ПЛИС. На примере конкретных криптоалгоритмов рассмат...
Forwarded from Michael Korobkov
любопытненько, это результат нашего анонимного опросав по конфе https://biz.oprosso.ru/p/fpga-systems-conference-2021-1
FPGA-Systems Events pinned «Объявляем тему субботнего стрима — https://youtu.be/QOsmFLPz-T4 —»
Хей Хей - первомайский FPGA стрим начнется через 10 минут, присоединяйтесь
—
https://youtu.be/QOsmFLPz-T4
—
—
https://youtu.be/QOsmFLPz-T4
—
YouTube
HDL, ПЛИС и Муравей - часть 1
ANT-привет!
Несколько лет назад я впервые узнал о Муравье Лэнгтона, а позднее и об игре жизнь. И с тех самых пор мне очень хотелось реализовать муравья на ПЛИС, но как-то все не складывалось. И вот я решился - следующие несколько стримов мы посветим реализации…
Несколько лет назад я впервые узнал о Муравье Лэнгтона, а позднее и об игре жизнь. И с тех самых пор мне очень хотелось реализовать муравья на ПЛИС, но как-то все не складывалось. И вот я решился - следующие несколько стримов мы посветим реализации…
FPGA-Systems Events pinned «Хей Хей - первомайский FPGA стрим начнется через 10 минут, присоединяйтесь — https://youtu.be/QOsmFLPz-T4 —»
Сегодня будет продолжение верификационного FPGA стрима, который по традиции предыдущих серий начнется в 22:00
—
https://youtu.be/4vDdFXxAmtw
__
—
https://youtu.be/4vDdFXxAmtw
__
YouTube
UVM + DSP = Разработка uvm библиотеки c компонентами для ЦОС :: верификационный стрим :: часть 3
DSP-привет!
Сегодня мы будем пилить uvm библиотеку с компонентами ЦОС для целей верификации практически с нуля.
--
Присоединяйтесь к комьюнити FPGA/ПЛИС разработчиков
1. Наш телеграм чат https://t.me/fpgasystems @fpgasystems
2. Сайт проекта https://fpga…
Сегодня мы будем пилить uvm библиотеку с компонентами ЦОС для целей верификации практически с нуля.
--
Присоединяйтесь к комьюнити FPGA/ПЛИС разработчиков
1. Наш телеграм чат https://t.me/fpgasystems @fpgasystems
2. Сайт проекта https://fpga…
FPGA-Systems Events pinned «Сегодня будет продолжение верификационного FPGA стрима, который по традиции предыдущих серий начнется в 22:00 — https://youtu.be/4vDdFXxAmtw __»
Возвращаемся к привычному ритму жизни друзья.
Начнем с открытой вакансии в Nokia
Начнем с открытой вакансии в Nokia
FPGA-Systems.ru
Требуется верификатор, релокация в Финляндию
Компания NOKIA расширяет свое SoC подразделение, в связи с чем требуется разработчик на позицию SoC Verification Engineer. Позиция предполагает релокацию в Финляндию, город Оулу Основные требования: - 6+ лет опыта в верификации RTL - Знание SystemVer...