در خصوص سطح آشنایی با VIVADO برای کلاس ها سوالات زیادی پرسیده شده بود.
خدمت دوستان عرض کنم نگران یادگیری VIVADO نباشید. عملا در کلاس ZYNQ تمام چیزی که برای کار با VIVADO لازم دارین آموزش داده میشه و VIVADO رو تا سطح متوسط یاد میگیرین.
فرض بر این هست که شرکت کننده ها اصلا با محیط VIVADO آشنا نیستن و از معرفی محیط VIVADO شروع میکنیم، روش کد نویسی کلاسیک مثه ISE رو اول باهاش کار میکنیم. و بعد میریم سراغ بلوک دیزاین و IP CORE ها، با قیود، سنتز و ایمپلامنت، کار با ILA و چیپسکپ و ساخت Bitstream آشنا میشیم. شبیه سازی هم در محیط vivado هم کار میکنیم.
بنظر من برای یادگیری جداگانه vivado هزینه و وقت نذارین.
خدمت دوستان عرض کنم نگران یادگیری VIVADO نباشید. عملا در کلاس ZYNQ تمام چیزی که برای کار با VIVADO لازم دارین آموزش داده میشه و VIVADO رو تا سطح متوسط یاد میگیرین.
فرض بر این هست که شرکت کننده ها اصلا با محیط VIVADO آشنا نیستن و از معرفی محیط VIVADO شروع میکنیم، روش کد نویسی کلاسیک مثه ISE رو اول باهاش کار میکنیم. و بعد میریم سراغ بلوک دیزاین و IP CORE ها، با قیود، سنتز و ایمپلامنت، کار با ILA و چیپسکپ و ساخت Bitstream آشنا میشیم. شبیه سازی هم در محیط vivado هم کار میکنیم.
بنظر من برای یادگیری جداگانه vivado هزینه و وقت نذارین.
*
انتشار کتاب مرتبط با زایلینکس (AMD) با موضوع پینک و .SDR (Software Defined Radio)
برای دریافت رایگان :
https://www.rfsocbook.com/
https://www.linkedin.com/posts/cathalmccabe_im-really-pleased-to-share-a-new-book-released-activity-7023568885752713217-gkz9?utm_source=share&utm_medium=member_desktop
This book introduces Zynq Ultrascale+ RFSoC, a technology that brings real, single-chip Software Defined Radio (SDR) to the marketplace. RFSoC devices are the first adaptive SoCs (Systems-on-Chip) to monolithically integrate multiple RF signal chains along with Arm application and real-time, multicore processors and programmable logic. RFSoC is not so much a radio on a chip, but almost an entire base station on a chip!
We anticipate that the book will be of interest and use across a number of technical areas. It serves as an introduction to the family of RFSoC devices and its key features and programmability. The book explores SDR concepts and architecture and key DSP algorithms.
A selection of hands-on exercises via Jupyter Lab notebooks accompany the book and are available from the companion GitHub repository. There are also design examples to build and implement real systems based on PYNQ and supported boards, such as the RFSoC4x2. Wherever you are in your career, we hope that you find this book a useful and pragmatic reference on the incredible RFSoC technology.
@Taksuntec
انتشار کتاب مرتبط با زایلینکس (AMD) با موضوع پینک و .SDR (Software Defined Radio)
برای دریافت رایگان :
https://www.rfsocbook.com/
https://www.linkedin.com/posts/cathalmccabe_im-really-pleased-to-share-a-new-book-released-activity-7023568885752713217-gkz9?utm_source=share&utm_medium=member_desktop
This book introduces Zynq Ultrascale+ RFSoC, a technology that brings real, single-chip Software Defined Radio (SDR) to the marketplace. RFSoC devices are the first adaptive SoCs (Systems-on-Chip) to monolithically integrate multiple RF signal chains along with Arm application and real-time, multicore processors and programmable logic. RFSoC is not so much a radio on a chip, but almost an entire base station on a chip!
We anticipate that the book will be of interest and use across a number of technical areas. It serves as an introduction to the family of RFSoC devices and its key features and programmability. The book explores SDR concepts and architecture and key DSP algorithms.
A selection of hands-on exercises via Jupyter Lab notebooks accompany the book and are available from the companion GitHub repository. There are also design examples to build and implement real systems based on PYNQ and supported boards, such as the RFSoC4x2. Wherever you are in your career, we hope that you find this book a useful and pragmatic reference on the incredible RFSoC technology.
@Taksuntec
Media is too big
VIEW IN TELEGRAM
مقایسه ای بین HLS و HDL
افرادی که به HDL مسلط هستند معمولا سعی بر مقایسه بین HDL و HLS دارند. اما یک نکته مهم برای مقایسه وجود داره اونم اینکه با معیار هایی که برای HDL وجود داره نباید باقی زبان ها رو مقایسه کرد. بلکه با معیار سیستم باید مقایسه کرد.
برای مثال مقایسه اینکه آیا در لبه بالا رونده میشود عملیات خاصی انجام داد یا مثلا با HLS چطور باید یک عملیات را سینک کرد معیار های درستی نیست.
معیار های درست سیستم مواردی مانند سرعت اجرای یک محاسبه، امکان پایپ لاین کردن، Through put و منابع مصرفی است.
خروجی سخت افزار طراحی شده معیار اصلی مقایسه است
@taksuntec
افرادی که به HDL مسلط هستند معمولا سعی بر مقایسه بین HDL و HLS دارند. اما یک نکته مهم برای مقایسه وجود داره اونم اینکه با معیار هایی که برای HDL وجود داره نباید باقی زبان ها رو مقایسه کرد. بلکه با معیار سیستم باید مقایسه کرد.
برای مثال مقایسه اینکه آیا در لبه بالا رونده میشود عملیات خاصی انجام داد یا مثلا با HLS چطور باید یک عملیات را سینک کرد معیار های درستی نیست.
معیار های درست سیستم مواردی مانند سرعت اجرای یک محاسبه، امکان پایپ لاین کردن، Through put و منابع مصرفی است.
خروجی سخت افزار طراحی شده معیار اصلی مقایسه است
@taksuntec
Forwarded from Shahiin_kh
با سلام،
برد zedturn با تراشه 7020 به همراه io cape در حد نو برای فروش موجود میباشد.
قیمت 8.5
تماس:
09192124791
تلگرام:
@Shahiin_kh
برد zedturn با تراشه 7020 به همراه io cape در حد نو برای فروش موجود میباشد.
قیمت 8.5
تماس:
09192124791
تلگرام:
@Shahiin_kh
Forwarded from Shahiin_kh
یک عدد برد
Launchpad TMS320F28377S
C2000
برای فروش موجود میباشد.
قیمت 10
تماس:
09192124791
تلگرام:
@Shahiin_kh
Launchpad TMS320F28377S
C2000
برای فروش موجود میباشد.
قیمت 10
تماس:
09192124791
تلگرام:
@Shahiin_kh
دوستانی که کلاس های zynq و hls ثبت نام کردن لطفا کد ملیشون رو بفرستن
استفاده از chatgpt برای تولید خودکار کد HLS برای انجام ضرب ماتریسی!
https://www.linkedin.com/posts/zhoupeipei_chatgpt-chatgpt-hls-activity-7026454637171863553-hPQZ?utm_source=share&utm_medium=member_ios
@Taksuntec
https://www.linkedin.com/posts/zhoupeipei_chatgpt-chatgpt-hls-activity-7026454637171863553-hPQZ?utm_source=share&utm_medium=member_ios
@Taksuntec
Linkedin
Peipei Zhou on LinkedIn: #chatgpt #chatgpt #hls | 36 comments
#chatgpt can do AMD/Xilinx high-level synthesis (HLS) FPGA Design!!
Test 1.
Peipei: Give me an example
ChatGPT: Here you go! Matrix Multiply!
Peipei: 😲… | 36 comments on LinkedIn
Test 1.
Peipei: Give me an example
ChatGPT: Here you go! Matrix Multiply!
Peipei: 😲… | 36 comments on LinkedIn
آموزش ویدیویی دو قسمتی در رابطه با رابط های AXI :
قسمت اول :
AXI Introduction Part 1: How AXI works and AXI-Lite transaction example
قسمت دوم :
AXI Introduction Part 2: AXI-Lite state machine example explained!
در صورت آپلود ویدیوهای جدید در این کانال یوتیوبی، قرار خواهند گرفت.
@Taksuntec
قسمت اول :
AXI Introduction Part 1: How AXI works and AXI-Lite transaction example
قسمت دوم :
AXI Introduction Part 2: AXI-Lite state machine example explained!
در صورت آپلود ویدیوهای جدید در این کانال یوتیوبی، قرار خواهند گرفت.
@Taksuntec
YouTube
AXI Introduction Part 1: How AXI works and AXI-Lite transaction example
Hi, I'm Stacey, and in this video I discuss AXI!
Here's part 2
https://youtu.be/y0z5Cg4gp6k
Github Code
https://github.com/HDLForBeginners/Examples/blob/main/axi_lite/axi_lite_master.sv
Google form to give me your feedback:
https://forms.gle/ssNwzTKiioj3RNHD9…
Here's part 2
https://youtu.be/y0z5Cg4gp6k
Github Code
https://github.com/HDLForBeginners/Examples/blob/main/axi_lite/axi_lite_master.sv
Google form to give me your feedback:
https://forms.gle/ssNwzTKiioj3RNHD9…
تست شبکه برد ZYNQ تکسان. ارسال پایدار 1Gb بدون lost داده.
#zynq #VIVADO #xilinx #ethernet #taksun #taksuntech
https://www.instagram.com/reel/CoVKRz2gSZz/?igshid=MDJmNzVkMjY=
#zynq #VIVADO #xilinx #ethernet #taksun #taksuntech
https://www.instagram.com/reel/CoVKRz2gSZz/?igshid=MDJmNzVkMjY=
Instagram
Instagram
This media is not supported in your browser
VIEW IN TELEGRAM
پیشنیاز زبان توصیف سخت افزار HLS، آشنایی با FPGA با یکی از زبان های HDL یعنی VHDL یا Verilog در سطح مقدماتی هست.
زبان HLS مختص به ZYNQ نیست و برای تمامی FPGA های XILINX است
@Taksuntec
زبان HLS مختص به ZYNQ نیست و برای تمامی FPGA های XILINX است
@Taksuntec
Audio
تحلیلی در مورد علت وضعیت فعلی بازار کار رشته الکترونیک
@KnowledgePlus
@KnowledgePlus
This media is not supported in your browser
VIEW IN TELEGRAM
برنامه HLS ورژن تا 15.4 برای ISE و جیپ های قدیمی حتی اسپارتان ۳ هم خروجی تولید میکنه.
Https://taksuntech.ir
@taksuntec
Https://taksuntech.ir
@taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
سرعت پیادسازی HLS حداقل ده برابر سریعتر از HDL است.
این سرعت طبق White paper زایلینکس ۳۰ برابر بیشتر است.
https://taksuntech.ir
@taksuntec
این سرعت طبق White paper زایلینکس ۳۰ برابر بیشتر است.
https://taksuntech.ir
@taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
ابزار mail-box در پردازنده های چند هسته ای برای ارتباط هسته ها با یکدیگر استفاده میشود. ZYNQ 7000 این ابزار را ندارد اما در FPGA میتوان IPCore آن را استفاده نمود
@taksuntec
https://taksuntech.ir
@taksuntec
https://taksuntech.ir
This media is not supported in your browser
VIEW IN TELEGRAM
گاهی انتخاب ورژن نرم افزار هایی مثه پتالینوکس دلیل تکنولوژیک یا فنی ندارد!
#petalinux
@taksuntec
https://taksuntech.ir
#petalinux
@taksuntec
https://taksuntech.ir