@jcarolinares
Mañana 2 de marzo a las 17:30h realizaré la defensa de mi trabajo de fin de master a las 17:30 h. en la Sala de Seminarios de Automática de la ETSII, Politécnica de Madrid. #fpgawars ¡Qué ganas de acabar!
URL original: https://twitter.com/jcarolinares/status/1234076746053509120
Mañana 2 de marzo a las 17:30h realizaré la defensa de mi trabajo de fin de master a las 17:30 h. en la Sala de Seminarios de Automática de la ETSII, Politécnica de Madrid. #fpgawars ¡Qué ganas de acabar!
URL original: https://twitter.com/jcarolinares/status/1234076746053509120
Twitter
Julián Caro Linares
Mañana 2 de marzo a las 17:30h realizaré la defensa de mi trabajo de fin de master a las 17:30 h. en la Sala de Seminarios de Automática de la ETSII, Politécnica de Madrid. #fpgawars ¡Qué ganas de acabar!
@Obijuan_cube
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1234795208585498624
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1234795208585498624
Twitter
Juan Gonzalez
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars https://t.co/UuLh0hYTTz
@Obijuan_cube
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1234795208585498624
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1234795208585498624
Twitter
Juan Gonzalez
De eso que te sientes creativo y te da por construir un agarrador automático con los componentes que tienes en tu mesa del despacho 😂😂😂😂😂 #FPGAwars https://t.co/UuLh0hYTTz
@jcarolinares
¡Ey @MrChuxMan mira esto! No se si los originales sonaban así pero está copia moderna tiene el mismo conector :). Quiero crearle bloques en Icestudio 😊😊😊 #fpgawars
URL original: https://twitter.com/jcarolinares/status/1238176931444428800
¡Ey @MrChuxMan mira esto! No se si los originales sonaban así pero está copia moderna tiene el mismo conector :). Quiero crearle bloques en Icestudio 😊😊😊 #fpgawars
URL original: https://twitter.com/jcarolinares/status/1238176931444428800
Twitter
Julián Caro Linares
¡Ey @MrChuxMan mira esto! No se si los originales sonaban así pero está copia moderna tiene el mismo conector :). Quiero crearle bloques en Icestudio 😊😊😊 #fpgawars https://t.co/ciLbKbKcSN
@Obijuan_cube
Ya está operativo el panel con dos switches, ligado a las varaibles booleanas a y b. Hacer paneles con más switches es ahora muy sencillo. Si activas el sonido escuchrás el click de estos switches virtuales 😀 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1249444374544551937
Ya está operativo el panel con dos switches, ligado a las varaibles booleanas a y b. Hacer paneles con más switches es ahora muy sencillo. Si activas el sonido escuchrás el click de estos switches virtuales 😀 #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1249444374544551937
Twitter
Juan Gonzalez
Ya está operativo el panel con dos switches, ligado a las varaibles booleanas a y b. Hacer paneles con más switches es ahora muy sencillo. Si activas el sonido escuchrás el "click" de estos switches virtuales 😀 #FPGAwars https://t.co/Nspjvr1ra5
@cavearr
First integration tests with the incredible small FOMU fpga. #icestudio family grows! Coming soon! #FPGAwars
https://t.co/PyKO7Ql9h8
https://t.co/f6z90jiiV8
@Obijuan_cube @TinyFPGA @xobs @tomu_im
URL original: https://twitter.com/cavearr/status/1266362917038854144
First integration tests with the incredible small FOMU fpga. #icestudio family grows! Coming soon! #FPGAwars
https://t.co/PyKO7Ql9h8
https://t.co/f6z90jiiV8
@Obijuan_cube @TinyFPGA @xobs @tomu_im
URL original: https://twitter.com/cavearr/status/1266362917038854144
I’m Tomu - A tiny ARM microprocessor which fits in your USB port.
Fomu - An FPGA which fits in your USB port.
tomu.im website
@Obijuan_cube
He añadido bloques en la biblioteca stdio hardware para imprimir números en hexadecimal en la consola. Los he necesitado para generar las tablas de pruebas de los componentes secuenciales del proyecto Nand2tetris. Al apretar reset, el testbench hardware genera la tabla #FPGAwars pic.twitter.com/Wjaq7727N9
URL original: https://twitter.com/Obijuan_cube/status/1270956196858605568
He añadido bloques en la biblioteca stdio hardware para imprimir números en hexadecimal en la consola. Los he necesitado para generar las tablas de pruebas de los componentes secuenciales del proyecto Nand2tetris. Al apretar reset, el testbench hardware genera la tabla #FPGAwars pic.twitter.com/Wjaq7727N9
URL original: https://twitter.com/Obijuan_cube/status/1270956196858605568
Twitter
Juan Gonzalez
He añadido bloques en la biblioteca stdio hardware para imprimir números en hexadecimal en la consola. Los he necesitado para generar las tablas de pruebas de los componentes secuenciales del proyecto Nand2tetris. Al apretar reset, el testbench hardware genera…
@Obijuan_cube
Probando el controlador de pantalla OLED para el procesador Hack de #Nand2Tetris hecho por @cavearr La resolución es 128x64. La interfaz es la misma que con la VGA ¡Gracias! 😃 #FPGAwars pic.twitter.com/Prn7whwoZJ
URL original: https://twitter.com/Obijuan_cube/status/1285467817131888641
Probando el controlador de pantalla OLED para el procesador Hack de #Nand2Tetris hecho por @cavearr La resolución es 128x64. La interfaz es la misma que con la VGA ¡Gracias! 😃 #FPGAwars pic.twitter.com/Prn7whwoZJ
URL original: https://twitter.com/Obijuan_cube/status/1285467817131888641
Twitter
Juan Gonzalez
Probando el controlador de pantalla OLED para el procesador Hack de #Nand2Tetris hecho por @cavearr La resolución es 128x64. La interfaz es la misma que con la VGA ¡Gracias! 😃 #FPGAwars https://t.co/Prn7whwoZJ
@jcarolinares
Can a legged robot only controlled by circuits in an Open Source FPGA follow a line? Of course yes! Visit my online stand on Maker Faire Rome to find out more about these bio-inspired robots 🙂🙂🙂 #MFR2020 #fpgawars https://t.co/1XMuQUahOK pic.twitter.com/ErqOYKcCAE
URL original: https://twitter.com/jcarolinares/status/1335347754344833024
Can a legged robot only controlled by circuits in an Open Source FPGA follow a line? Of course yes! Visit my online stand on Maker Faire Rome to find out more about these bio-inspired robots 🙂🙂🙂 #MFR2020 #fpgawars https://t.co/1XMuQUahOK pic.twitter.com/ErqOYKcCAE
URL original: https://twitter.com/jcarolinares/status/1335347754344833024
Maker Faire Rome 2020
No brain here! Creating Robots using Open Source FPGAs! @ MFR2020
@Obijuan_cube
Estoy implementando el nanoRisc-V que vemos en la asignatura de Arquitectura de Computadores de la @ETSIT_URJC en #icestudio , para sintetizarlo en FPGAs. Las instrucciones lw,sw,beq y addi ya funcionan 😀 https://t.co/QFeaMEy3JE #FPGAwars pic.twitter.com/6TgIzh3RCM
URL original: https://twitter.com/Obijuan_cube/status/1335495803809505280
Estoy implementando el nanoRisc-V que vemos en la asignatura de Arquitectura de Computadores de la @ETSIT_URJC en #icestudio , para sintetizarlo en FPGAs. Las instrucciones lw,sw,beq y addi ya funcionan 😀 https://t.co/QFeaMEy3JE #FPGAwars pic.twitter.com/6TgIzh3RCM
URL original: https://twitter.com/Obijuan_cube/status/1335495803809505280
GitHub
Obijuan/nRV32-URJC
Nano RISCV 32-bits computer. Educational computer used at URCJ university - Obijuan/nRV32-URJC
@Obijuan_cube
Seminario corto sobre FPGAs libres, organizado por la Oficina de Conocimiento y cultura libre de la @URJC @OfiLibreURJC . Nivel: iniciación. Duración: 30 minutos + preguntas (15 min demo + 15 minutos charla corta) https://t.co/ItF80CXq7p #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1336588572896407552
Seminario corto sobre FPGAs libres, organizado por la Oficina de Conocimiento y cultura libre de la @URJC @OfiLibreURJC . Nivel: iniciación. Duración: 30 minutos + preguntas (15 min demo + 15 minutos charla corta) https://t.co/ItF80CXq7p #FPGAwars
URL original: https://twitter.com/Obijuan_cube/status/1336588572896407552
eventos.urjc.es
Seminarios OfiLibre: FPGAs libres con Obijuan
Eventos, your network for professional, academic and scientific events, congresses, meetings... The events calendar for Universidad Rey Juan Carlos
@Obijuan_cube
Probando la conexión de unos switches con los bloques de activación de pull-ups internos de la colección iceInput de #icestudio El circuito de prueba muestra el estado de los interruptores en los LEDs #FPGAwars pic.twitter.com/IPDHnkDBAJ
URL original: https://twitter.com/Obijuan_cube/status/1357739224678756355
Probando la conexión de unos switches con los bloques de activación de pull-ups internos de la colección iceInput de #icestudio El circuito de prueba muestra el estado de los interruptores en los LEDs #FPGAwars pic.twitter.com/IPDHnkDBAJ
URL original: https://twitter.com/Obijuan_cube/status/1357739224678756355
Twitter
Juan Gonzalez
Probando la conexión de unos switches con los bloques de activación de pull-ups internos de la colección iceInput de #icestudio El circuito de prueba muestra el estado de los interruptores en los LEDs #FPGAwars https://t.co/IPDHnkDBAJ
@Obijuan_cube
La unidad mínima de información que entra en nuestros circuitos digitales en la FPGA es un bit, proveniente de componentes como pulsadores, interruptores o sensores binarios. Este bit llega a través de un pin de entrada y pasa por varias etapas de procesamiento #FPGAwars pic.twitter.com/EcsyVhSAKE
URL original: https://twitter.com/Obijuan_cube/status/1378395536068337667
La unidad mínima de información que entra en nuestros circuitos digitales en la FPGA es un bit, proveniente de componentes como pulsadores, interruptores o sensores binarios. Este bit llega a través de un pin de entrada y pasa por varias etapas de procesamiento #FPGAwars pic.twitter.com/EcsyVhSAKE
URL original: https://twitter.com/Obijuan_cube/status/1378395536068337667
Twitter
Juan Gonzalez
La unidad mínima de información que entra en nuestros circuitos digitales en la FPGA es un bit, proveniente de componentes como pulsadores, interruptores o sensores binarios. Este bit llega a través de un pin de entrada y pasa por varias etapas de procesamiento…
@Obijuan_cube
Los pulsadores son componentes pasivos. No aportan energia. Para usarlos hay que colocar una etapa que asigne dos voltajes diferentes, uno para cada estado (pulsado/no pulsado). En digital los representamos como 0 (0 voltios) y 1 (tipicamente 5v ó 3.3v...) #FPGAwars pic.twitter.com/K5ejdBjXcZ
URL original: https://twitter.com/Obijuan_cube/status/1381349448169762822
Los pulsadores son componentes pasivos. No aportan energia. Para usarlos hay que colocar una etapa que asigne dos voltajes diferentes, uno para cada estado (pulsado/no pulsado). En digital los representamos como 0 (0 voltios) y 1 (tipicamente 5v ó 3.3v...) #FPGAwars pic.twitter.com/K5ejdBjXcZ
URL original: https://twitter.com/Obijuan_cube/status/1381349448169762822
Twitter
Juan Gonzalez
Los pulsadores son componentes pasivos. No aportan energia. Para usarlos hay que colocar una etapa que asigne dos voltajes diferentes, uno para cada estado (pulsado/no pulsado). En digital los representamos como 0 (0 voltios) y 1 (tipicamente 5v ó 3.3v...)…
@Obijuan_cube
Liberada la versión 0.1.1 de la colección iceK de Icestudio, para trabajar con constantes #FPGAwars https://t.co/vzknzgMKNy pic.twitter.com/B3n42cCWWi
URL original: https://twitter.com/Obijuan_cube/status/1399057358379274244
Liberada la versión 0.1.1 de la colección iceK de Icestudio, para trabajar con constantes #FPGAwars https://t.co/vzknzgMKNy pic.twitter.com/B3n42cCWWi
URL original: https://twitter.com/Obijuan_cube/status/1399057358379274244
GitHub
GitHub - FPGAwars/iceK: iceK Collection: Constants for icestudio
iceK Collection: Constants for icestudio. Contribute to FPGAwars/iceK development by creating an account on GitHub.
@cavearr
📢 #icestudio now supports ARM64 linux distributions! Now you could work in your #raspberrypi 64 bits OS! download from https://t.co/XJsEt73wAG Thanks to github user janrinze and https://t.co/01nfOLuXGh for nwjs port. Feedback is welcome! #FPGAwars @Obijuan_cube @jcarolinares pic.twitter.com/jdfZyHr5tt
URL original: https://twitter.com/cavearr/status/1431720189515767809
📢 #icestudio now supports ARM64 linux distributions! Now you could work in your #raspberrypi 64 bits OS! download from https://t.co/XJsEt73wAG Thanks to github user janrinze and https://t.co/01nfOLuXGh for nwjs port. Feedback is welcome! #FPGAwars @Obijuan_cube @jcarolinares pic.twitter.com/jdfZyHr5tt
URL original: https://twitter.com/cavearr/status/1431720189515767809
downloads.icestudio.io
Downloads Icestudio
Download WIP and nightly versions of Icestudio
@Obijuan_cube
#icestudio 0.8 (stable) released!😀. Thanks to all the contributors and the people who helped us with the testings Download: https://t.co/5lVVYTP8VM Release notes: https://t.co/9QwOnqosJs #FPGAwars pic.twitter.com/ezegEitBQl
URL original: https://twitter.com/Obijuan_cube/status/1468887082324144136
#icestudio 0.8 (stable) released!😀. Thanks to all the contributors and the people who helped us with the testings Download: https://t.co/5lVVYTP8VM Release notes: https://t.co/9QwOnqosJs #FPGAwars pic.twitter.com/ezegEitBQl
URL original: https://twitter.com/Obijuan_cube/status/1468887082324144136
GitHub
Release v0.8.0 · FPGAwars/icestudio
Finde more information on the Release notes
Thanks to all the people involve in the testing cycle 😀️
Fernando Peral: Tested on OpenSuse 15.3. Alhambra II board
Alexander Lang: Tested on Win 10 and...
Thanks to all the people involve in the testing cycle 😀️
Fernando Peral: Tested on OpenSuse 15.3. Alhambra II board
Alexander Lang: Tested on Win 10 and...
@Obijuan_cube
Carlos Caminero y Javier Martínez nos ha presentado hoy su proyecto de Mecatrónica: SPIDERBOT @ETSIT_URJC @RoboticaSw_URJC Wiki: https://t.co/yAtNibrC1l Repositorio: https://t.co/FlUtN3iKEM ¡Enhorabuena! 😀 #FPGAwars #icestudio pic.twitter.com/M5recr4nU1
URL original: https://twitter.com/Obijuan_cube/status/1470382543300091907
Carlos Caminero y Javier Martínez nos ha presentado hoy su proyecto de Mecatrónica: SPIDERBOT @ETSIT_URJC @RoboticaSw_URJC Wiki: https://t.co/yAtNibrC1l Repositorio: https://t.co/FlUtN3iKEM ¡Enhorabuena! 😀 #FPGAwars #icestudio pic.twitter.com/M5recr4nU1
URL original: https://twitter.com/Obijuan_cube/status/1470382543300091907
GitHub
Home · jmrtzma/Mecatronica-proyecto Wiki
SpiderBot - El robot araña. Contribute to jmrtzma/Mecatronica-proyecto development by creating an account on GitHub.
@Obijuan_cube
La placa Alhambra-II es la sucesora de la Icezum Alhambra. Tiene una FPGA de 8K, lo que nos da 8 veces más capacidad que la icezum. Mejorada la compatibilidad con Arduino. Fabricada en Pinos del Valle, Granada, España #FPGAwars https://t.co/Jp7IN1pdmM pic.twitter.com/kvQyANrPUI
URL original: https://twitter.com/Obijuan_cube/status/1122044226106269697
La placa Alhambra-II es la sucesora de la Icezum Alhambra. Tiene una FPGA de 8K, lo que nos da 8 veces más capacidad que la icezum. Mejorada la compatibilidad con Arduino. Fabricada en Pinos del Valle, Granada, España #FPGAwars https://t.co/Jp7IN1pdmM pic.twitter.com/kvQyANrPUI
URL original: https://twitter.com/Obijuan_cube/status/1122044226106269697
GitHub
GitHub - FPGAwars/Alhambra-II-FPGA: :star2: Alhambra II FPGA board
:star2: Alhambra II FPGA board. Contribute to FPGAwars/Alhambra-II-FPGA development by creating an account on GitHub.
@Obijuan_cube
Publicado el cuaderno técnico 13 sobre FPGAs libres: Señales periódicas y temporización #FPGAwars https://t.co/BGmuMPEtCG pic.twitter.com/geeyRfODO7
URL original: https://twitter.com/Obijuan_cube/status/1609124761396822017
Publicado el cuaderno técnico 13 sobre FPGAs libres: Señales periódicas y temporización #FPGAwars https://t.co/BGmuMPEtCG pic.twitter.com/geeyRfODO7
URL original: https://twitter.com/Obijuan_cube/status/1609124761396822017
GitHub
CT13: Señales periódicas y temporización
Notas técnicas sobre FPGAs libres. Contribute to Obijuan/Cuadernos-tecnicos-FPGAs-libres development by creating an account on GitHub.