آموزش اِفپیجیاِی از صفر pinned «🌟 فراد اندیش استخدام میکند... 🔹 ما به دنبال یک نیروی مسلط به FPGA برای پیوستن به گروه مهندسی فراد اندیش هستیم. 🔹 وظیفه اصلی این فرد، کمک به تولید انواع محتوا و آموزشهای جدید در فراد اندیش است. 🔹 اگر شما عاشق FPGA، یادگیری و یاد دادن هستید... 🔹 اگر سبک…»
آیا تا به حال مسوول پیادهسازی یک پروژه از صفر بودهاید؟
وقتی پروژه یا موضوع جدیدی به شما معرفی میشود، چطور از بین تکنولوژیهایی مثل AVR ،ARM ،DSP و FPGA یکی را به عنوان راهحل انتخاب میکنید؟
در فرآیند طراحی و پیادهسازی حرفهای، انتخاب مناسب تکنولوژی پیادهسازی یکی از مهمترین بخشهای تولید محصول است.
در یک آموزش ویدئویی بسیار جالب، روش فنی این کار را به شما نشان میدهم 👇
🆔 @FPGA0
وقتی پروژه یا موضوع جدیدی به شما معرفی میشود، چطور از بین تکنولوژیهایی مثل AVR ،ARM ،DSP و FPGA یکی را به عنوان راهحل انتخاب میکنید؟
در فرآیند طراحی و پیادهسازی حرفهای، انتخاب مناسب تکنولوژی پیادهسازی یکی از مهمترین بخشهای تولید محصول است.
در یک آموزش ویدئویی بسیار جالب، روش فنی این کار را به شما نشان میدهم 👇
🆔 @FPGA0
🆔 @FPGA0
#برنامه_ویدئویی۸
🎓 چطور تکنولوژی مناسب برای پیادهسازی یک پروژه را انتخاب کنیم؟
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۱۳ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
http://goo.gl/ACVDJS
#برنامه_ویدئویی۸
🎓 چطور تکنولوژی مناسب برای پیادهسازی یک پروژه را انتخاب کنیم؟
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۱۳ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
http://goo.gl/ACVDJS
⚡️ همین چهارشنبه ساعت ۷ بعد از ظهر، یک سمینار آنلاین فوقالعاده کاربردی و مهم برگزار خواهم کرد و در آن به طور زنده، شما را با روشی که برای پیادهسازی همه پروژههای پردازش سیگنال در FPGA به کار میبرم آشنا میکنم.
🔹 این یک روش ۷-مرحلهای است که شما را قادر میسازد بدون آشنایی با الگوریتمهای پردازش سیگنال، آنها را به طور بهینه در FPGA پیادهسازی کنید.
🔹 انجام دقیق این ۷ مرحله، پیادهسازی موفق هر نوع الگوریتم پردازش سیگنال در FPGA را تضمین میکند.
🔹 اگر نیاز به پیادهسازی الگوریتمهایی در حوزه صوت، تصویر، مخابرات و یا هر حوزه دیگری در FPGA دارید، مطمئن هستم از این سمینار آنلاین لذت خواهید برد 👇
🌏 https://faradandish.com/lp/signal-processing-webinar
🆔 @FPGA0
🔹 این یک روش ۷-مرحلهای است که شما را قادر میسازد بدون آشنایی با الگوریتمهای پردازش سیگنال، آنها را به طور بهینه در FPGA پیادهسازی کنید.
🔹 انجام دقیق این ۷ مرحله، پیادهسازی موفق هر نوع الگوریتم پردازش سیگنال در FPGA را تضمین میکند.
🔹 اگر نیاز به پیادهسازی الگوریتمهایی در حوزه صوت، تصویر، مخابرات و یا هر حوزه دیگری در FPGA دارید، مطمئن هستم از این سمینار آنلاین لذت خواهید برد 👇
🌏 https://faradandish.com/lp/signal-processing-webinar
🆔 @FPGA0
❇️ سمینار آنلاین...
⚡️ ۷ گام پیادهسازی الگوریتمهای پردازش سیگنال در FPGA
♦️ ثبتنام رایگان 👇
🌏 https://faradandish.com/lp/signal-processing-webinar
🆔 @FPGA0
⚡️ ۷ گام پیادهسازی الگوریتمهای پردازش سیگنال در FPGA
♦️ ثبتنام رایگان 👇
🌏 https://faradandish.com/lp/signal-processing-webinar
🆔 @FPGA0
✳️ چطور یک مولد موج سینوسی در FPGA پیادهسازی کنیم؟
🔷 در بسیاری از کاربردهای پیادهسازی، نیاز دارید یک موج سینوسی دیجیتال را درون FPGA تولید کنید
🔷 چه روشهایی برای تولید یک موج سینوسی درون FPGA وجود دارد؟
🔷 چطور این روشها را پیادهسازی کنیم؟
🎥 در برنامه ویدئویی امروز، شما را با انواع روشهای تولید موج سینوسی در FPGA آشنا میکنم و نحوه بکارگیری یکی از این روشها را به طور کامل به شما نشان میدهم...
🆔 @FPGA0
🔷 در بسیاری از کاربردهای پیادهسازی، نیاز دارید یک موج سینوسی دیجیتال را درون FPGA تولید کنید
🔷 چه روشهایی برای تولید یک موج سینوسی درون FPGA وجود دارد؟
🔷 چطور این روشها را پیادهسازی کنیم؟
🎥 در برنامه ویدئویی امروز، شما را با انواع روشهای تولید موج سینوسی در FPGA آشنا میکنم و نحوه بکارگیری یکی از این روشها را به طور کامل به شما نشان میدهم...
🆔 @FPGA0
🆔 @FPGA0
#برنامه_ویدئویی۳۴
🎓 چطور یک مولد موج سینوسی در FPGA پیادهسازی کنیم؟
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۳۱ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
🌎 https://goo.gl/NsZpfh
#برنامه_ویدئویی۳۴
🎓 چطور یک مولد موج سینوسی در FPGA پیادهسازی کنیم؟
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۳۱ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
🌎 https://goo.gl/NsZpfh
📣 ثبتنام ویژه شب یلدا شروع شد...
⚡️ تا ۳۰% تخفیف!
❇️ روی لینک زیر کلیک کنید تا از سه پیشنهاد ویژه شب یلدا مطلع شوید:
🌎 https://faradandish.com/yalda-offer
🔺 فرصت استفاده از این پیشنهادها فقط تا سه روز بعد از شب یلدا است
🆔 @FPGA0
⚡️ تا ۳۰% تخفیف!
❇️ روی لینک زیر کلیک کنید تا از سه پیشنهاد ویژه شب یلدا مطلع شوید:
🌎 https://faradandish.com/yalda-offer
🔺 فرصت استفاده از این پیشنهادها فقط تا سه روز بعد از شب یلدا است
🆔 @FPGA0
✴️ پاسخ به ۶ سوال در مورد ۳ پیشنهاد ویژه شب یلدا
1️⃣ این ۳ پیشنهاد دقیقا چه هستند؟
🔹 شرکت در دوره آنلاین طراحی دیجیتال با FPGA (تخفیف ۲۰%)
🔹 شرکت در دوره آنلاین پردازش سیگنال با FPGA (تخفیف ۲۰%)
🔹 ثبتنام همزمان در هر دو دوره آنلاین فوق (تخفیف ۳۰%)
2️⃣ بعد ثبتنام در دوره آنلاین، چه اتفاقی میافتد؟
🔹 به محض ثبتنام در دوره، شما به محتوای آموزشی جلسه اول دسترسی خواهید داشت.
3️⃣ ویدئوها چگونه در دسترس من قرار میگیرند؟
🔹 تمام فایلهای ویدئویی و دیگر موارد آموزشی، برای همیشه در حساب کاربری شما در سایت قابل دسترسی و دانلود هستند.
4️⃣ ویدئوهای جلسات بعدی کی قابل دسترسی هستند؟
🔹 یک هفته بعد از جلسه اول، محتوای آموزشی جلسه دوم قابل دسترسی است و همین طور هفته به هفته به محتوای جلسات بعد دسترسی خواهید داشت.
5️⃣ چه پیشنیازی برای شرکت در دوره لازم است؟
🔹 برای دوره طراحی دیجیتال با FPGA: فقط آشنایی عمومی با مدارات منطقی
🔹 برای دوره پردازش سیگنال با FPGA: آشنایی نسبی با FPGA و زبان VHDL
🔺 هیچ نیازی به آشنایی با الگوریتمهای پردازش سیگنال و حتی نرمافزار متلب نیست
6️⃣ هدایای این دوره، چطور به دست من میرسند؟
🔹 مشابه محتوای آموزشی دوره اصلی، هدایای آموزشی هم از طریق حساب کاربری شما در سایت قابل دسترسی و دانلود هستند.
🎥 ویدئوی توضیحات کامل این ۳ پیشنهاد 👇
🌎 https://faradandish.com/yalda-offer
🔺 مهلت استفاده از این ۳ پیشنهاد تا سه روز بعد از شب یلدا است.
🆔 @FPGA0
1️⃣ این ۳ پیشنهاد دقیقا چه هستند؟
🔹 شرکت در دوره آنلاین طراحی دیجیتال با FPGA (تخفیف ۲۰%)
🔹 شرکت در دوره آنلاین پردازش سیگنال با FPGA (تخفیف ۲۰%)
🔹 ثبتنام همزمان در هر دو دوره آنلاین فوق (تخفیف ۳۰%)
2️⃣ بعد ثبتنام در دوره آنلاین، چه اتفاقی میافتد؟
🔹 به محض ثبتنام در دوره، شما به محتوای آموزشی جلسه اول دسترسی خواهید داشت.
3️⃣ ویدئوها چگونه در دسترس من قرار میگیرند؟
🔹 تمام فایلهای ویدئویی و دیگر موارد آموزشی، برای همیشه در حساب کاربری شما در سایت قابل دسترسی و دانلود هستند.
4️⃣ ویدئوهای جلسات بعدی کی قابل دسترسی هستند؟
🔹 یک هفته بعد از جلسه اول، محتوای آموزشی جلسه دوم قابل دسترسی است و همین طور هفته به هفته به محتوای جلسات بعد دسترسی خواهید داشت.
5️⃣ چه پیشنیازی برای شرکت در دوره لازم است؟
🔹 برای دوره طراحی دیجیتال با FPGA: فقط آشنایی عمومی با مدارات منطقی
🔹 برای دوره پردازش سیگنال با FPGA: آشنایی نسبی با FPGA و زبان VHDL
🔺 هیچ نیازی به آشنایی با الگوریتمهای پردازش سیگنال و حتی نرمافزار متلب نیست
6️⃣ هدایای این دوره، چطور به دست من میرسند؟
🔹 مشابه محتوای آموزشی دوره اصلی، هدایای آموزشی هم از طریق حساب کاربری شما در سایت قابل دسترسی و دانلود هستند.
🎥 ویدئوی توضیحات کامل این ۳ پیشنهاد 👇
🌎 https://faradandish.com/yalda-offer
🔺 مهلت استفاده از این ۳ پیشنهاد تا سه روز بعد از شب یلدا است.
🆔 @FPGA0
🔹 آیا به تازگی شروع به کدنویسی به زبان VHDL کردهاید و بعد از نوشتن هر کد با انواع پیامهای خطا روبرو میشوید؟
🔹 آیا این پیامها شما را سردرگم کردهاند و نمیدانید چگونه آنها را برطرف کنید؟
🔹 در مقاله امروز، ۱۰ خطای رایج کدنویسی به زبان VHDL را معرفی میکنم؛
🔹 برای هر خطا، دلیل رخ دادن آن، متن پیام خطا، و نحوه برطرف کردن آن را نیز توضیح خواهم داد.
🔹 آیا این پیامها شما را سردرگم کردهاند و نمیدانید چگونه آنها را برطرف کنید؟
🔹 در مقاله امروز، ۱۰ خطای رایج کدنویسی به زبان VHDL را معرفی میکنم؛
🔹 برای هر خطا، دلیل رخ دادن آن، متن پیام خطا، و نحوه برطرف کردن آن را نیز توضیح خواهم داد.
#مقاله۴
🎓 ۱۰ خطای کدنویسی رایج در زبان VHDL
📚 نوشته احمد ثقفی
📥 در سایت فراد اندیش بخوانید 👇👇👇👇
🌎 http://goo.gl/4EDkr9
🎓 ۱۰ خطای کدنویسی رایج در زبان VHDL
📚 نوشته احمد ثقفی
📥 در سایت فراد اندیش بخوانید 👇👇👇👇
🌎 http://goo.gl/4EDkr9
✴️ پاسخ به ۲ سوال در مورد ۳ پیشنهاد ویژه شب یلدا
1️⃣ آیا در صورت استفاده از تخفیف شب یلدا، به تمام هدایای دورهها هم دسترسی خواهم داشت؟
🔹 بله. تمام هدایا و تخفیفهای هر دوره قابل استفاده خواهد بود.
2️⃣ در صورت ثبتنام همزمان در هر دو دوره، چطور یادگیری را پیش ببرم؟
🔹 با توجه به اینکه تمام آموزشها برای همیشه در حساب کاربری شما باقی میمانند و همچنین قابل دانلود هم هستند، شما هر زمان که تمایل داشته باشید میتوانید یادگیری را شروع کنید و آن را با سرعت مورد نظر خودتان پیش ببرید.
🎥 ویدئوی توضیحات کامل این ۳ پیشنهاد 👇
🌎 https://faradandish.com/yalda-offer
🔺 مهلت استفاده از ۳ پیشنهاد شب یلدا، فقط تا همین سهشنبه است.
🆔 @FPGA0
1️⃣ آیا در صورت استفاده از تخفیف شب یلدا، به تمام هدایای دورهها هم دسترسی خواهم داشت؟
🔹 بله. تمام هدایا و تخفیفهای هر دوره قابل استفاده خواهد بود.
2️⃣ در صورت ثبتنام همزمان در هر دو دوره، چطور یادگیری را پیش ببرم؟
🔹 با توجه به اینکه تمام آموزشها برای همیشه در حساب کاربری شما باقی میمانند و همچنین قابل دانلود هم هستند، شما هر زمان که تمایل داشته باشید میتوانید یادگیری را شروع کنید و آن را با سرعت مورد نظر خودتان پیش ببرید.
🎥 ویدئوی توضیحات کامل این ۳ پیشنهاد 👇
🌎 https://faradandish.com/yalda-offer
🔺 مهلت استفاده از ۳ پیشنهاد شب یلدا، فقط تا همین سهشنبه است.
🆔 @FPGA0
🎤 نظر خانم نظامفر در مورد دوره جامع طراحی دیجیتال با FPGA
🌎 https://www.aparat.com/v/gW9mx
🍉 استفاده از سه پیشنهاد شب یلدا 👇
🌎 https://faradandish.com/yalda-offer
🆔 @FPGA0
🌎 https://www.aparat.com/v/gW9mx
🍉 استفاده از سه پیشنهاد شب یلدا 👇
🌎 https://faradandish.com/yalda-offer
🆔 @FPGA0
آپارات - سرویس اشتراک ویدیو
نظر خانم المیرا نظامفر درباره دوره طراحی دیجیتال باFPGA
خانم نظام فر در یازدهمین دوره جامع طراحی دیجیتال با FPGA در آموزشگاه فراد اندیش شرکت کردند. https://goo.gl/5L29XG
📣 فقط تا ساعت ۲۳:۵۹ دقیقه امشب...
❇️ برای استفاده از پیشنهادات ویژه شب یلدا روی لینک زیر کلیک کنید:
🌎 https://faradandish.com/yalda-offer
🆔 @FPGA0
❇️ برای استفاده از پیشنهادات ویژه شب یلدا روی لینک زیر کلیک کنید:
🌎 https://faradandish.com/yalda-offer
🆔 @FPGA0
❇️ یک بلوک سختافزاری بسیار پرکاربرد در FPGAهای شرکت Xilinx وجود دارد به اسم DSP48.
🔷 این همان بلوکی است که اکثر پیادهسازان دیجیتال با FPGA از جمله خود من و همکارانم به نام ضرب کننده میشناسیم.
🔷 مثلا میگوییم در FPGAی اسپارتان ۶ از نوع LX9 به تعداد ۱۶ عدد ضرب کننده وجود دارد.
🔷 اما نکتهای که وجود دارد این است که نام "ضرب کننده" برای این بلوک، کمی بی انصافی است❗️
⁉️ چرا؟
🔷 چون بلوک DSP48 قابلیتهایی بسیار فراتر از یک ضرب کننده عادی دارد.
🔶 اگر علاقمندید با ماهیت واقعی این بلوک و قابلیتهای متنوع آن آشنا شوید، پیشنهاد میکنم ویدئوی امروز را همین حالا ببینید 👇
🆔 @FPGA0
🔷 این همان بلوکی است که اکثر پیادهسازان دیجیتال با FPGA از جمله خود من و همکارانم به نام ضرب کننده میشناسیم.
🔷 مثلا میگوییم در FPGAی اسپارتان ۶ از نوع LX9 به تعداد ۱۶ عدد ضرب کننده وجود دارد.
🔷 اما نکتهای که وجود دارد این است که نام "ضرب کننده" برای این بلوک، کمی بی انصافی است❗️
⁉️ چرا؟
🔷 چون بلوک DSP48 قابلیتهایی بسیار فراتر از یک ضرب کننده عادی دارد.
🔶 اگر علاقمندید با ماهیت واقعی این بلوک و قابلیتهای متنوع آن آشنا شوید، پیشنهاد میکنم ویدئوی امروز را همین حالا ببینید 👇
🆔 @FPGA0
🆔 @FPGA0
#برنامه_ویدئویی۲۸
🎓 پشت پرده عملیات ضرب در FPGA
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۲۲ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
🌎 faradandish.com/پشت-پرده-عملیات-ضرب-در-fpga/
#برنامه_ویدئویی۲۸
🎓 پشت پرده عملیات ضرب در FPGA
🎥 برنامه ویدئویی احمد ثقفی
🕘 زمان: ۲۲ دقیقه
📥 در سایت فراد اندیش ببینید 👇👇👇👇
🌎 faradandish.com/پشت-پرده-عملیات-ضرب-در-fpga/
📣 تکرار ثبتنام ویژه شب یلدا
⚡️ برای اولین بار تا ۳۰% تخفیف!
❇️ روی لینک زیر کلیک کنید تا از سه پیشنهاد ویژه شب یلدا مطلع شوید:
🌎 https://faradandish.com/yalda-offer
🔺 فرصت استفاده از این پیشنهادها فقط تا روز جمعه ساعت ۲۳:۵۹ دقیقه است.
🆔 @FPGA0
⚡️ برای اولین بار تا ۳۰% تخفیف!
❇️ روی لینک زیر کلیک کنید تا از سه پیشنهاد ویژه شب یلدا مطلع شوید:
🌎 https://faradandish.com/yalda-offer
🔺 فرصت استفاده از این پیشنهادها فقط تا روز جمعه ساعت ۲۳:۵۹ دقیقه است.
🆔 @FPGA0
❇️ وقتی در حال انجام یک پزوژه جدی هستید، زمان بسیار حیاتی است.
🔷 منظورم از پروژه جدی، پروژهای است که دارای یک کارفرما است و زمان تحویل آن مشخص شده است.
🔷 در این حالت معمولا برای تاخیر در تحویل پروژه، جریمههایی هم در نظر گرفته میشود.
🔷 مهمتر از جریمه، اعتبار شما و احتمالا شرکتی است که در آن مشغول به کار هستید. در صورت تاخیر در انجام پروژه، اعتبار چیزی است که معمولا با پرداخت جریمه مجددا به دست نمیآید.
🔷 بنابراین منطقی است که از هر روشی که باعث افزایش سرعت فرآینده پیادهسازی پروژه میشود استفاده کنیم.
🔷 یکی از این روشها، پرهیز از انجام کارهای تکراری به کمک استفاده از مفهومی به نام IP Core است.
🔶 در ویدئوی امروز، در مورد این مفهوم و نحوه استفاده عملی از آن برای پیادهسازی در FPGA صحبت میکنم 👇
🆔 @FPGA0
🔷 منظورم از پروژه جدی، پروژهای است که دارای یک کارفرما است و زمان تحویل آن مشخص شده است.
🔷 در این حالت معمولا برای تاخیر در تحویل پروژه، جریمههایی هم در نظر گرفته میشود.
🔷 مهمتر از جریمه، اعتبار شما و احتمالا شرکتی است که در آن مشغول به کار هستید. در صورت تاخیر در انجام پروژه، اعتبار چیزی است که معمولا با پرداخت جریمه مجددا به دست نمیآید.
🔷 بنابراین منطقی است که از هر روشی که باعث افزایش سرعت فرآینده پیادهسازی پروژه میشود استفاده کنیم.
🔷 یکی از این روشها، پرهیز از انجام کارهای تکراری به کمک استفاده از مفهومی به نام IP Core است.
🔶 در ویدئوی امروز، در مورد این مفهوم و نحوه استفاده عملی از آن برای پیادهسازی در FPGA صحبت میکنم 👇
🆔 @FPGA0